asigură cea mai rapidă platformă de verificare din industrie
Productivitatea verificării sistemelor SoC şi embedded creşte de 3-5 ori
Mentor Graphics a lansat trei platforme noi de verificare asistată de hardware. Produsele Veloce® Solo, Trio şi Quattro se bazează pe noua arhitectură Emulation-on-Chip care permite viteze de verificare de ordinul megahertz-ilor fără să fie afectată productivitatea depanării nici precizia modelării pentru proiectele care au până la 128 milioane de porţi ASIC.
Această nouă familie de produse de verificare furnizează cea mai rapidă capacitate de emulare In-Circuit independentă de target, care facilitează validarea simultană hardware-software şi verificarea sistemului embedded pentru aplicaţii destinate pieţelor verticale, cum sunt cele de proiectare grafică/multimedia, informatică, reţelistică şi wireless.
"NTT duce sistematic mai departe graniţele tehnologice pentru dezvoltarea aplicaţiilor de prelucrări video, extrem de complexe. După o perioadă de evaluare, alegerea noastră s-a îndreptat către soluţiile Veloce de la Mentor, asistate de hardware, pentru superioritatea lor tehnologică şi excelentul suport oferit de echipa Mentor. Am fost impresionaţi de simplitatea adoptării şi utilizării produselor Veloce, ca şi de performanţele privind viteza de compilare şi emulare in-circuit ", declară Ryota Kasai, Ph.D., director adjunct al diviziei Digital Video de la NTT Electronics. "Anul trecut, am implementat sistemul Veloce pentru verificarea noii noastre generaţii de cipuri codec video. În prezent, am finalizat cu succes una dintre ele folosind sistemul Veloce".
Familia de produse Veloce se adresează aplicaţiilor de verificare şi modurilor de utilizare specifice:
· Seria Veloce Trio consolidează poziţia de lider pe care o ocupă Mentor în domeniul accelerării creşterii performanţei bazate pe tranzacţii şi accelerării simulării plug-and-play "event accurate ". Ea extinde funcţionalitatea produselor la verificarea sistemului embedded. Soluţia multi-utilizator Veloce Trio, montabilă în rack, răspunde cerinţelor proiectanţilor elementelor de logică şi sistemelor care lucrează la proiecte care includ până la 16 milioane de porţi ASIC, într-un mediu de lucru de tip centru de date.
· Seria mono-utilizator Veloce Solo răspunde cerinţelor proiectanţilor care creează sisteme complexe, cu 16 milioane de porţi ASIC, în mod accelerat sau de emulare in-circuit.
· Seria multi-utilizator Veloce Quattro a fost creată pentru a răspunde nevoilor echipelor de proiectare care realizează sisteme a căror complexitate ajunge până la 128 milioane porţi ASIC în mod accelerat şi/sau de emulare in-circuit.
"Lansarea acestor produse a avut loc la momentul potrivit. Simularea RTL este gata de start iar cererea de soluţii de accelerare şi de emulare va fi din ce în ce mai mare”, explică Gary Smith, analist principal la Gary Smith EDA. "Mentor urmăreşte de asemenea tendinţa pieţei privind verificarea funcţională la nivelul sistemelor electronice. În majoritatea proiectelor complexe, nivelul tranzacţiilor este dominant în activităţile de verificare şi simulare".
Platforma Veloce reprezintă a cincea generaţie de soluţii asistate de hardware realizată de Mentor Graphics folosind tehnologiile inovatoare ale platformelor sale de emulare VStation™ şi Celaro™. Această soluţie reprezintă convergenţa mai multor tehnologii hardware şi software, adoptate pe scară largă – Emulation-On-Chip, Virtual Wires™ şi tehnologii software avansate. Una dintre cele mai importante este Testbench Xpress™, care se bazează pe interfaţa Standard Co-Emulation Modeling Interface (SCE-MI) de la Accellera.
"Am ales Veloce pentru tehnologiile sale superioare de co-simulare şi de accelerare bazate pe tranzacţii, precum şi pentru reducerea întârzierilor de lansare pe piaţă şi uşurinţei în utilizare necesare atingerii unui înalt nivel de productivitate, esenţial pentru programele de cercetare ale Plateforme de Conception CIM-PACA ", explică Yves Leduc, reprezentantul companiei Texas Instruments în consiliul de administraţie al Plateforme de Conception CIM-PACA. "Abordarea tehnologiei Emulation-on-chip folosită de Mentor furnizează aceste ingrediente cheie. Am decis să implementăm sistemul Veloce pentru a răspunde problemelor de verificare cu care ne confruntăm ".
Optimizată de un proces de 90 nanometri, binecunoscut în industrie, şi de tehnologia VirtualWires, brevetată de Mentor, noua arhitectură Emulation-on-Chip asigură performanţe de execuţie de trei până la cinci ori mai mari faţă de cele ale soluţiilor precedente ale Mentor. Această arhitectură determină de asemenea reducerea timpului de compilare, putându-se ajunge la 15 milioane de porţi RTL pe oră. Comparativ cu alte instrumente asistate de hardware bazate pe tehnologia FPGA disponibilă, compilatorul Veloce aduce o reducere substanţială a procesului de creare a modelelor.
Platforma Veloce creşte de asemenea vizibilitatea instrumentelor de depanare pe fiecare semnal al proiectului, fără să fie alterată capacitatea sau viteza de execuţie. Tratarea mai rapidă permite proiectanţilor să facă teste mai numeroase şi de durată mai mare pentru finalizarea validării RTL şi la nivelul sistemului cu un grad de încredere superior încă de la prima trecere.
"Clienţii noştri sunt supuşi presiunilor crescute pentru reuşita circuitelor şi software-ului chiar de la prima încercare. Pentru aceasta ei trebuie să realizeze un ciclu de verificare extins la nivelul cipului şi al sistemului în intervale ce sunt întotdeauna prea scurte. Pentru a răspunde acestor cerinţe, Mentor a alocat în ultimii ani resurse importante pentru dezvoltarea şi implementarea noii familii de produse Veloce ", spune Eric Selosse, vicepreşedinte şi director general al diviziei de emulare din cadrul Mentor Graphics. "Asociate produselor Quattro din clasa enterprise şi soluţiei Solo personalizate, caracteristicile de tip server ale Veloce Trio se traduc printr-un raport preţ/performanţă excelent, uşurinţă în utilizare într-o soluţie gata de a fi implementată".
Noua familie Veloce contribuie la consolidarea poziţiei companiei Mentor de lider în domeniul accelerării de înaltă performanţă, bazată pe tranzacţii. Ea asigură o accelerare de ordinul megahertz-ilor conformă cu a treia generaţie a interfeţei Accellera Standard Co-Emulation Modeling Interface (SCE-MI 2.0). Arhitectura sa bazată pe interfaţa de programare directă SystemVerilog şi îmbunătăţeşte performanţele de o mie de ori faţă de cel mai rapid simulator software fără compromiterea interoperabilităţii. Noul compilator de tranzacţii decuplează simulatorul software de familia Veloce de înaltă performanţă, pentru a obţine un mix optim de lăţime de bandă şi de latenţă a comunicării.
Disponibilitate
Familia Veloce este disponibilă în întreaga lume. Ea suportă platformele Linux. Utilizatorii soluţiilor Mentor au posibilitatea de a beneficia de facilităţi de migrare către noua familie de produse. Pentru a afla mai multe informaţii, vizitaţi site-ul www.mentor.com/med.
{mosloadposition user10}